次世代AIチップレットで重要度が高まるインターコネクト技術:AIデータセンターに対応(3/3 ページ)
電力効率やコストが懸念されるAIデータセンターでは、チップレット集積の適用が現実的だとされる。チップレット集積技術の進化の鍵を握るのが、インターコネクト技術だ。
AI SoCの再設計
既存のAI SoCを見ると、これらは最先端のプロセスノードで設計された非常に大きなチップであり、CPUコア、インターコネクト、メモリ、キャッシュおよびSRAMが含まれている。さらに、カスタムのアクセラレーターやセキュリティIP、コア間/ロジック間の接続も存在する。例えば、PCIeやイーサネット、チップ間リンクがある。これには、ロジックからHBMなどのメモリへのデータ移動も含まれるだろう。
上記から、PCIe、チップ間接続、イーサネット接続が、AI SoCの重要なIP構成要素であることが分かるだろう。これらは、さまざまなシステムやアプリケーションに対応するために、大規模なAI SoCダイからI/Oチップレットに、容易に分解できる。そして、それらをつなぐ主なIPが、PCIe、CXL、イーサネット、UCIeなのだ。
帯域幅密度を考慮することも重要になる。これは、フォームファクターやパッケージ、コストなどを考慮して最適化する必要がある。特に、チップレット集積したデバイスがデータセンターで使用される場合、可能な限り高効率でなければならない。このタイプの接続の場合、pJ/ビット未満がターゲットになる。
AIチップレットの未来
AIワークロードは今後も複雑さと規模が拡大し続け、高度なシリコンソリューションの必要性は増すばかりだ。半導体業界は、コンピューティング、メモリ、I/OなどAIに最適化されたチップレットの開発に重点を置いた研究開発を進める必要があるだろう。
UCIeなどの高性能なインターコネクト技術によって実現されるチップレット集積は、現代のデータセンターに必要な拡張性、電力効率、柔軟性を提供する。
チップレットベースの設計、高度なパッケージング、インターコネクト技術の革新を進めることで、次世代のAI対応データセンターへの道を切り開くことができるだろう。
【翻訳:田中留美、編集:EE Times Japan】
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
「UCIe 2.0」の登場で3Dチップレットは加速するか
Universal Chiplet Interconnect Express(UCIe)が、「UCIe 2.0」をリリースした。新たに3Dパッケージングもサポートされる。コンセプト自体は古くから存在するチップレットだが、ここ数年で、標準規格やツールなどが整ってきた。「チップレット熱」は続く 標準化に向けた取り組みも活発化
注目度がますます高まるチップレット集積技術。同分野では2025年初頭からニュースが相次いでいる。1月下旬に発表された、チップレット関連の主なニュースを簡単に紹介しよう。Armがチップレットで本領発揮へ エコシステム構築を加速
Armが「チップレットの民主化」に向けて取り組みを加速させている。大規模なエコシステムを持つというメリットを生かし、さまざまなパートナー企業を取り込んで、より多くのメーカーがチップレットの利点を享受できるようにすることを目指す。進み始めた「チップレット設計の民主化」
チップレットベースの設計を普及させる取り組みが始まっている。ただし、真の意味でチップレット設計が“民主化”するには課題もある。ルネサスの第5世代「R-Car」、第1弾は3nm採用で最高レベルの性能実現
ルネサス エレクトロニクスが車載SoC「R-Car」第5世代品の第1弾となるマルチドメインSoCを発表した。「業界最高レベル」(同社)の高性能を備えるとともに、TSMCの車載用3nmプロセス採用で低消費電力化も実現した。