Intel、パッケージング技術で「ガラス基板」に注目:有機基板とは異なる選択肢(2/2 ページ)
Intelは、高性能パッケージングの開発を追求していく中、半導体基板向けの新材料として、ガラスに狙いを定めた。「ガラス基板を使用することで、電源供給を改善できる機能やジオメトリーを導入できるようになる」とする。
製造技術でも柔軟性を実現
Intelのファウンドリーアドバンストパッケージング担当シニアディレクターを務めるMark Gardner氏は、「しかし、パッケージサイズが大きくなると、機械的な課題が発生する。このためわれわれは、性能の向上を急ぐことになった。Tadayon氏が指摘しているように、基板にはたわみが生じやすいため、マザーボードに組み込むことが難しい」と付け加えた。
Gardner氏は、「もしわれわれがアセンブリの幅広いノウハウを持ち、アセンブリメーカー各社と協業することができれば、製造プロセスのシームレス化を実現して、顧客にさらなるサポートを提供できるのではないか」と述べる。
またIntelは、3D(3次元)積層技術「Foveros」でもさらなる発展を実現すべく、バンプのピッチを9μmで縮小していく予定だという。Tadayon氏は、「将来的には5μm未満のピッチを実現したいと考えている」と述べる。
Rucker氏は、「パッケージングは、高性能スーパーコンピュータや、データセンターおよびエッジ、その中間ステップなど、エコシステムのあらゆるセグメントでコンピューティングを実現する上で重要な役割を担っている」と語った。
Intelは、ファウンドリー事業においても“チューニング”を進めている。Gardner氏は、「Intelは、オープンシステムのファウンドリーモデルをリニューアルして、製品仕様からテストに至るまで製品の製造ライフサイクル全体に関連した、より柔軟な“アラカルト”なサービスを提供する」と説明する。
「以前は、当社の製造技術を全て適用するか、全く適用しないかのどちらかだけだった。しかし今は、非常にフレキシブルになっている」(Gardner氏)
さらに、製造サイクルの早い段階で試験を行うことが可能になり、確実にコストを削減できるようになった。
Gardner氏は、「これが非常に重要なのは、例えばGPUの『Ponte Vecchio』(開発コード名)の場合、約50個のチップレットまたはタイルがあり、最終試験の最後に、この中の1つでも不具合が見つかれば、他の良好なダイや非常に高価なパッケージを全て廃棄しなければならないからだ。だが現在は、最終試験の内容をより早い段階に持ってくることが可能になった」と説明した。
【翻訳:滝本麻貴、編集:EE Times Japan】
Copyright © ITmedia, Inc. All Rights Reserved.
関連記事
- IntelとArmの協業が半導体業界にもたらすもの
Intel Foundry ServicesとArmは2023年4月、Intel 18Aプロセス技術向けにArmのIPを最適化することに合意した。この協業が半導体業界にもたらす影響と可能性について、業界の各アナリストに聞いた。 - 「2030年までに1兆トランジスタ」繰り返し強調するIntel CEO
オンライン開催された今回のHot Chips 34(米国時間2022年8月21〜23日)でIntelのCEO(最高経営責任者)、Pat Gelsinger氏が行った基調講演は、特に新境地を切り開くような内容ではなかったが、同氏はそこで、「パッケージ当たりのトランジスタ数は2030年までに、10倍に増大する見込みだ」との予測について語った。 - Intel、オレゴンの製造施設「D1X」を30億ドルで拡張
2022年4月11日(米国時間)、Intelは米国オレゴン州ヒルズボロの先端技術に基づく製造施設「D1X」に、30億米ドルを投じて拡張した新棟「Mod3」を開設したと発表した。これは、同社が半導体プロセス技術でのリーダーシップを奪還するための投資の一環だ。 - Intelがプロセスの名称を変更、「nm」から脱却へ
Intelは2021年7月26日(米国時間)、半導体プロセスとパッケージング技術の最新情報を説明するウェブキャスト「Intel Accelerated」を開催した。これを受けて、同社の日本法人インテルは7月28日に、Intel Acceleratedの内容を日本のメディア向けに説明するオンライン説明会を実施。インテル 執行役員常務 技術本部本部長である土岐 英秋氏が説明した。 - Intel、TSMCを活用しつつ「リーダーシップを取り戻す」
Intelが、かつてのライバルであったTSMCへの依存度を高めている。売上高を増加させ、最終的に製造規模と半導体プロセス技術分野において世界リーダーとしての優位性を取り戻していきたい考えのようだ。 - Intelが新しい3D積層チップ技術「Foveros」を発表
Intelは、新しい3Dパッケージング技術「Foveros」のデモを披露した。2019年後半には提供できる見込みだという。Intelは、このFoverosの開発に20年間を費やし、ロジックとメモリを組み合わせた3D(3次元)のヘテロジニアス構造でダイ積層を実現した。