メディア

IEDMで発表されていた3D Xpointの基本技術(後編)福田昭のデバイス通信(61)(1/2 ページ)

前編に続き、IntelとMicron Technologyの次世代不揮発性メモリ「3D XPoint」について解説しよう。今回は、「オボニック・スレッショルド・スイッチ(OTS:Ovonic Threshold Switch)」と、材料について詳しく見ていきたい。

» 2016年02月01日 11時30分 公開
[福田昭EE Times Japan]

PCMとOTSの直列接続でセルを構成

 前編でご説明したように、IntelとMicron Technologyが共同開発中の次世代不揮発性メモリ「3D Xpoint(スリーディー・クロスポイント)」は、2009年に国際学会IEDM(IEDM 2009)でそのひな型となる技術が公表されていた(講演番号27.1)。1層のクロスポイント構造で記憶容量が64Mbitの不揮発性メモリ技術を、IntelとNumonyx(現在はMicron)の共同開発チームが発表していた。

 IEDM 2009で発表された不揮発性メモリは、記憶素子が相変化メモリ(PCM:Phase Change Memory)、セル選択素子が「オボニック・スレッショルド・スイッチ(OTS:Ovonic Threshold Switch)」である。

 PCMは、カルコゲナイド材料が電圧印加によって合金状態(低抵抗状態)とアモルファス状態(高抵抗状態)のどちらかの状態となり、電圧印加をやめてもその状態を維持する性質(不揮発性)を利用する。ちなみに低抵抗状態をLRS、低抵抗状態にすることをセット(SET)、高抵抗状態をHRS、高抵抗状態にすることをリセット(RESET)と呼ぶことが多い。

 OTSは、カルコゲナイド材料の相変化とは少し違った性質を利用する。材料は、初期状態が高抵抗状態(オフ状態、かつアモルファス状態)にある。ここで外部から印加する電圧を徐々に上げていくと、ある電圧(スレッショルド電圧)で突然、低抵抗状態(オン状態、かつ合金状態)に以降し、電流が一気に流れ出す。印加電圧をゼロにすると、材料は再び高抵抗状態(オフ状態)に戻る。カルコゲナイド材料の備えるこのような性質をスイッチ素子に利用したのが、OTSである。

 1個のメモリセルは、1個のPCM素子と1個のOTS素子を直列に接続した積層構造になる。この構造を共同開発チームは、「PCMS」(PCMプラスOTSの意味)と呼んでいた。

3D Xpointの原型とみられるメモリセルの断面構造 IEDM 2009で発表された3D Xpointの原型とみられるメモリセルの断面構造。左の走査型顕微鏡観察写真はIEDM 2009の論文から。右図は筆者が作成した構造図面(クリックで拡大)
「PCMS」によるメモリセルアレイのレイアウト 「PCMS」によるメモリセルアレイのレイアウト。IEDM 2009の論文から(クリックで拡大)
       1|2 次のページへ

Copyright © ITmedia, Inc. All Rights Reserved.

RSSフィード

公式SNS

All material on this site Copyright © ITmedia, Inc. All Rights Reserved.
This site contains articles under license from AspenCore LLC.